Universidade Federal de Minas Gerais

Escola de Engenharia - Departamento de Engenharia Eletrônica

Disciplina: Laboratório de Sistemas Digitais

Guia de aula: 05 rev 2023 – Estudo Dirigido

## Assuntos:

• Modelos de Representação de um Sistema top-level em VHDL: Comportamental, Fluxo de dados e Estrutural.

## Objetivos:

- Saber explicar quando, como e porque usar os modelos de representação de um sistema (paradigmas de codificação sequencial, concorrente e estrutural).
- Identificar os diferentes modelos de representação de um sistema.
- Analisar as implicações da implementação de cada modelo de representação.
- Aprender a criar um flip-flop em VHDL

Espera-se que ao final do Estudo Dirigido (antes da aula) o aluno saiba responder às seguintes questões:

- 1) Quais são as diferenças entre os três paradigmas de codificação de sistemas usando VHDL: Comportamental, Fluxo de dados, Estrutural?
- 2) Dentro de um projeto de sistemas digitais usando VHDL, esses paradigmas de codificação são mutuamente exclusivos ou complementares? Em que condições é melhor usar cada um deles?
- 3) Qual paradigma de codificação é mais natural para integrar subsistemas em um sistema top-level?
- 4) Qual paradigma de codificação é orientado a eventos? Qual é de execução sequencial?
- 5) Quais são as construções e declarações VHDL usadas por cada um dos três paradigmas de codificação?
- 6) Como se cria um flip-flop em VHDL?

Estude os seguintes documentos disponibilizados no Moodle:

- Detalhando alguns conceitos Prof. Hermes
- Atribuição de Sinais em VHDL Prof. Hermes

Parte das referências a serem estudadas:

[1] Paradigmas de codificação em VHDL –

Concorrente (dataflow ou fluxo de dados): Cap. 4 e Cap. 5 pág. 51 a 53

Comportamental: Cap 5 pag. 54 a 68 Estrutural: Cap 9, pág. 119 a 131.

Elementos de Memória em VHDL: Seções 7.1 a 7.3 (pg. 77 até 87)

[2] pág. 121 a 172.

## Lista de referências:

- [1] B. Mealy, F. Tappero. Free Range VHDL. Free Range Factory. 2023. The electronic version of this book can be downloaded free of charge from:
  - Original em Latex no GitHub: <u>GitHub fabriziotappero/Free-Range-VHDL-book: Latex source files of the open-source book FREE RANGE VHDL</u>
  - Original em PDF no GitHub: <a href="https://github.com/fabriziotappero/Free-Range-VHDL-book/blob/master/free\_range\_vhdl.pdf">https://github.com/fabriziotappero/Free-Range-VHDL-book/blob/master/free\_range\_vhdl.pdf</a>
- [2] Volnei A. Pedroni. Circuit Design and Simulation with VHDL. The MIT Press. 2010.